ログイン

DL 35 pitanja
35問 • 3年前
  • ajdin sofić
  • 通報

    問題一覧

  • 1

    Niz instrukcijskih ciklusa ne mora biti isti napisanom nozu instrukcija koje cine program, zbog postojanja instrukcije grananja. Ovdje se misli na vremenski niz izvrsavanja instrukcija

    DA

  • 2

    Kod RAMA je moguce veoma jednostavno i brzo izvrsiti njeno citanje i pisanje, sto se postize koristenjem elektricnih signala

    DA

  • 3

    Bitovi se upisuju na unutrasnju traku svake zone koliko dozvoljava trenutna tehnologija koja se koristi za upisivanje.

    DA

  • 4

    Kod statistickog rama, binarne vrijednosti se pohranjuju koristeci obicne flip flop konfiguracije logickih sklopova.

    DA

  • 5

    Uobicajeno se rezervise prvih nekoliko stotina ili hiljada rijeci memorije u svrhu kontrole.

    DA

  • 6

    Memorijski kontroler za DDR glavnu memoriju, na cip, donosi.

    DDR3 memorijski kontroler

  • 7

    Da li je moguce koristenje dva susjedna registra kao jednog, za drzanje vrijednosti duple duzine?

    DA

  • 8

    Mehanizam koji intel koristi da njegovi kesevi budu djelotvorniji, kod kojeg hardver pregledava obrasce pristupa memoriji i pokusava spekulativno popuniti keseve podacima koji ce vjerovatno biti uskoro zahtjevani. Zove se

    Preducitavanje

  • 9

    Unutrasnje podatkpvne putanje se koriste za premjestanje podataka izmedju registra i izmedju registara i ALU

    DA

  • 10

    U vecini slucajeva memorijski konflikt ce usporiti pipeline

    NE

  • 11

    Medjuprocesorske prekide dopustaju da jedan moze prekinuti drugi procesor i skup procesora (jezgri) - moze pruziti:

    napredni kontroler programiranog prekida

  • 12

    Kes sadrzi kopiju dijelova glavne memorije. Kada procesor pokusava citati rijec memorije, provjerava se da li kes sadrzu tu rijec.

    DA

  • 13

    Ujedinjeni kes ima vecu stopu pogodaka od razvijenog.

    DA

  • 14

    Ciklus indirekcije je uvijek pracen X, dok je ciklus prekida pracen Y. Za X i Y, sljedeci ciklus zavisi od stanja sistema.

    izvrsnim ciklusom ciklusom prihvatanja

  • 15

    Registri opce namjene se mogu koristiti za adresiranje funkcija

    DA

  • 16

    Instrukcijsko preducavanje ili preklapanje ucitavanja

    faza ucitavanja i medjuskladistenje sljedece instrukcije

  • 17

    CD je jedan od najuspjesnijih proizvoda svih vremena, doveo do revolucije u skladistenju racunarskih podataka

    DA

  • 18

    Instrukcija uslovnog grananja predje iz faze ucitavanja na izvrsavanje, faze ucitavanja dobavlja sljedecu instrukciju iz memorije nakon instrukcije grananja.

    DA

  • 19

    Osnova pristupa Superskalarnom procesoru je sposobnost nezavisnog i istovremenog izvrsavanja instrukcija u razlicitim pipeline-ima.

    DA

  • 20

    Kes se sastoji od m blokova koji se nazivaju

    linije

  • 21

    Za glavnu memoriju se koristi

    DRAM

  • 22

    Programski brojac (PC) sadrzi instrukciju koja je zadnja ucitana.

    NE

  • 23

    Zeljezna adresa u MAR-u se smjesta na adresnu sabirnicu, a kontrolna jedinica izdaje u komadu READ na kontrolnu sabirnicu, i rezultat se pojavljuje na podatkovnoj sabirnici i kopira se u MBR.

    DA

  • 24

    Susjedne trake na disku su razdvojene

    zazorima

  • 25

    Memorija je samo za citanje(ROM) je stabilna memorija tj. podaci se ne gube prekidom napajanja struje.

    DA

  • 26

    Podatkovni registri mogu biti koristeni samo za drzanje i izracunavanje adresne operande.

    NE

  • 27

    Kod SMP procesora vise procesora dijeli jednu ili udruzenu memoriju pomocu djeljive sabirnice, dok je vrijeme memorijskog pristupa priblizno isto za sve procesore

    DA

  • 28

    Indukcijski pipeling koristi prednost cinjenice da proizvod prolazi kroz razlicite faze proizvodnje

    DA

  • 29

    Kada se pojavi kes pogodak, podatkovni i adresni baferi se onesposobljavaju i komunikacija se obavlja samo izmedju procesora i kesa, bez saobracaja na sistemskoj sabirnici

    DA

  • 30

    ROM se izgradjuje kao bilo koji drugi integralni cip, sa podacima ugradjenim u cip kao dio prozvodnog procesa

    DA

  • 31

    Skup nezavisnih jednoprocesora ili SMPs mogu biti povezani u klaster

    DA

  • 32

    Kada sepojavi kes memorija, trazena adresa se ucitava na sistemsku sabirnicu i podaci se salju kroz podatkovni bafer kesu i procesoru

    DA

  • 33

    RAM ne mora imati stalno napajanje strujom, jer ako se struja iskljuci ne gube se podaci

    NE

  • 34

    Akos truja specifira indirektno adresiranje, onda indirektni ciklus mora prethoditi izvrsnom ciklusu

    DA

  • 35

    L2 kes je sporiji i obicno veci nego L3, a L3 je brzi i obicno veci od L1.

    NE

  • OS Integralni 2018

    OS Integralni 2018

    ajdin sofić · 64問 · 2年前

    OS Integralni 2018

    OS Integralni 2018

    64問 • 2年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 36 pitanja

    DL 36 pitanja

    ajdin sofić · 36問 · 3年前

    DL 36 pitanja

    DL 36 pitanja

    36問 • 3年前
    ajdin sofić

    OS integralni 2018 3 dio

    OS integralni 2018 3 dio

    ajdin sofić · 51問 · 2年前

    OS integralni 2018 3 dio

    OS integralni 2018 3 dio

    51問 • 2年前
    ajdin sofić

    Os integralni 3 dio

    Os integralni 3 dio

    ajdin sofić · 25問 · 2年前

    Os integralni 3 dio

    Os integralni 3 dio

    25問 • 2年前
    ajdin sofić

    OS Integralni 2018 2 dio

    OS Integralni 2018 2 dio

    ajdin sofić · 50問 · 2年前

    OS Integralni 2018 2 dio

    OS Integralni 2018 2 dio

    50問 • 2年前
    ajdin sofić

    OS integralni drugi dio

    OS integralni drugi dio

    ajdin sofić · 53問 · 2年前

    OS integralni drugi dio

    OS integralni drugi dio

    53問 • 2年前
    ajdin sofić

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    ajdin sofić · 29問 · 3年前

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    29問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 36 pitanja

    DL 36 pitanja

    ajdin sofić · 36問 · 3年前

    DL 36 pitanja

    DL 36 pitanja

    36問 • 3年前
    ajdin sofić

    DL 36 pitanja

    DL 36 pitanja

    ajdin sofić · 36問 · 3年前

    DL 36 pitanja

    DL 36 pitanja

    36問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    ajdin sofić · 29問 · 3年前

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    29問 • 3年前
    ajdin sofić

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    ajdin sofić · 29問 · 3年前

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    29問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    RI II parcijala

    RI II parcijala

    ajdin sofić · 46問 · 3年前

    RI II parcijala

    RI II parcijala

    46問 • 3年前
    ajdin sofić

    問題一覧

  • 1

    Niz instrukcijskih ciklusa ne mora biti isti napisanom nozu instrukcija koje cine program, zbog postojanja instrukcije grananja. Ovdje se misli na vremenski niz izvrsavanja instrukcija

    DA

  • 2

    Kod RAMA je moguce veoma jednostavno i brzo izvrsiti njeno citanje i pisanje, sto se postize koristenjem elektricnih signala

    DA

  • 3

    Bitovi se upisuju na unutrasnju traku svake zone koliko dozvoljava trenutna tehnologija koja se koristi za upisivanje.

    DA

  • 4

    Kod statistickog rama, binarne vrijednosti se pohranjuju koristeci obicne flip flop konfiguracije logickih sklopova.

    DA

  • 5

    Uobicajeno se rezervise prvih nekoliko stotina ili hiljada rijeci memorije u svrhu kontrole.

    DA

  • 6

    Memorijski kontroler za DDR glavnu memoriju, na cip, donosi.

    DDR3 memorijski kontroler

  • 7

    Da li je moguce koristenje dva susjedna registra kao jednog, za drzanje vrijednosti duple duzine?

    DA

  • 8

    Mehanizam koji intel koristi da njegovi kesevi budu djelotvorniji, kod kojeg hardver pregledava obrasce pristupa memoriji i pokusava spekulativno popuniti keseve podacima koji ce vjerovatno biti uskoro zahtjevani. Zove se

    Preducitavanje

  • 9

    Unutrasnje podatkpvne putanje se koriste za premjestanje podataka izmedju registra i izmedju registara i ALU

    DA

  • 10

    U vecini slucajeva memorijski konflikt ce usporiti pipeline

    NE

  • 11

    Medjuprocesorske prekide dopustaju da jedan moze prekinuti drugi procesor i skup procesora (jezgri) - moze pruziti:

    napredni kontroler programiranog prekida

  • 12

    Kes sadrzi kopiju dijelova glavne memorije. Kada procesor pokusava citati rijec memorije, provjerava se da li kes sadrzu tu rijec.

    DA

  • 13

    Ujedinjeni kes ima vecu stopu pogodaka od razvijenog.

    DA

  • 14

    Ciklus indirekcije je uvijek pracen X, dok je ciklus prekida pracen Y. Za X i Y, sljedeci ciklus zavisi od stanja sistema.

    izvrsnim ciklusom ciklusom prihvatanja

  • 15

    Registri opce namjene se mogu koristiti za adresiranje funkcija

    DA

  • 16

    Instrukcijsko preducavanje ili preklapanje ucitavanja

    faza ucitavanja i medjuskladistenje sljedece instrukcije

  • 17

    CD je jedan od najuspjesnijih proizvoda svih vremena, doveo do revolucije u skladistenju racunarskih podataka

    DA

  • 18

    Instrukcija uslovnog grananja predje iz faze ucitavanja na izvrsavanje, faze ucitavanja dobavlja sljedecu instrukciju iz memorije nakon instrukcije grananja.

    DA

  • 19

    Osnova pristupa Superskalarnom procesoru je sposobnost nezavisnog i istovremenog izvrsavanja instrukcija u razlicitim pipeline-ima.

    DA

  • 20

    Kes se sastoji od m blokova koji se nazivaju

    linije

  • 21

    Za glavnu memoriju se koristi

    DRAM

  • 22

    Programski brojac (PC) sadrzi instrukciju koja je zadnja ucitana.

    NE

  • 23

    Zeljezna adresa u MAR-u se smjesta na adresnu sabirnicu, a kontrolna jedinica izdaje u komadu READ na kontrolnu sabirnicu, i rezultat se pojavljuje na podatkovnoj sabirnici i kopira se u MBR.

    DA

  • 24

    Susjedne trake na disku su razdvojene

    zazorima

  • 25

    Memorija je samo za citanje(ROM) je stabilna memorija tj. podaci se ne gube prekidom napajanja struje.

    DA

  • 26

    Podatkovni registri mogu biti koristeni samo za drzanje i izracunavanje adresne operande.

    NE

  • 27

    Kod SMP procesora vise procesora dijeli jednu ili udruzenu memoriju pomocu djeljive sabirnice, dok je vrijeme memorijskog pristupa priblizno isto za sve procesore

    DA

  • 28

    Indukcijski pipeling koristi prednost cinjenice da proizvod prolazi kroz razlicite faze proizvodnje

    DA

  • 29

    Kada se pojavi kes pogodak, podatkovni i adresni baferi se onesposobljavaju i komunikacija se obavlja samo izmedju procesora i kesa, bez saobracaja na sistemskoj sabirnici

    DA

  • 30

    ROM se izgradjuje kao bilo koji drugi integralni cip, sa podacima ugradjenim u cip kao dio prozvodnog procesa

    DA

  • 31

    Skup nezavisnih jednoprocesora ili SMPs mogu biti povezani u klaster

    DA

  • 32

    Kada sepojavi kes memorija, trazena adresa se ucitava na sistemsku sabirnicu i podaci se salju kroz podatkovni bafer kesu i procesoru

    DA

  • 33

    RAM ne mora imati stalno napajanje strujom, jer ako se struja iskljuci ne gube se podaci

    NE

  • 34

    Akos truja specifira indirektno adresiranje, onda indirektni ciklus mora prethoditi izvrsnom ciklusu

    DA

  • 35

    L2 kes je sporiji i obicno veci nego L3, a L3 je brzi i obicno veci od L1.

    NE