ログイン

DL 35 pitanja
35問 • 3年前
  • ajdin sofić
  • 通報

    問題一覧

  • 1

    Procesor eksternim memorijskim podsistemima pristupa

    preko I\O modula

  • 2

    Disk se sporije okrece pri pristupanju podacima blize centru nego vanjskoj ivici

    NE

  • 3

    Svaka traka na disku je iste sirine kao i glava

    DA

  • 4

    Kako bi izvela svoju funkciju kontrolna jedinica mora imati ulaze kojima odredjuju stanje sistema i izlaze kojima kontrolise ponasanja sistemam

    DA

  • 5

    Kod fles memorije moguce je brisati

    NE

  • 6

    Kontrola jedinica vrsi kontrolu prijenosa podataka i instrukcija u i iz procesora, i rad ALU

    DA

  • 7

    Ogromne kolicine podataka mogu se pohraniti na disku, trenutno prosjecan kapacitet DVD,l-a je sedam puta veci od CD ROM-a

    DA

  • 8

    Termin Superskalar odnosi na masinu koja je projektovana za poboljsanje performansi izvrsavanja skalarnih funkcija. U najvecem broju aplikacija, operacija su najcesce nad skalarnim velicinama

    DA

  • 9

    U EEPROM se moze upisivati u bilo kojem trenutku bez prethodnog brisanja sadrzaja, samo se azuriraju bajtovi na koje se promjena odnosi.

    DA

  • 10

    Dobivanje instrukcije je faza u kojij procesor cita instrukciju iz memorije(registar, kes, glavna memorija)?

    DA

  • 11

    Nijedna tehnologija nije optimalna za racunarski sistem kada je u pitanju zadovoljavanje memorijskih zahtjeva

    DA

  • 12

    Disk se rotira promjenjivom brzinom

    DA

  • 13

    U SMP organizaciji glavna mana su performanse jer sve memorijske reference prolaze proko zajednicke sabirnice, zato je pozeljno svaki procesor opremiti i kes memorijom

    NE

  • 14

    Unutrasnja sabirnica procesora je element potreban za:

    prijenos podataka izmedju razlicitih registara i ALU

  • 15

    Kod Core-i7 - 990X procesora, postoje da otprilike eksterne komunikacije prema drugim cipovima, a to su

    DDR3 memorijski konektor, QuickPath InterConnect(QPI)

  • 16

    SRAM se koristi za:

    kes memoriju

  • 17

    Oznacite odgovore koji nisu tacni! SPM organizacija ima brojne prednosti u odnosu na jednoprocesorsku organizaciju.

    Jednostavnost: procesori tokom svog rada mogu jednostavno slati podatke na podatkovnu sabirnicu do I\O modula, paralelno uz neke druge operacije nad opkodom , Azuriranje: mozemo podesavati rad softvera na par klikova misem

  • 18

    Ako se rijec kojoj se pristupa nadje u brzoj memoriji to se definise kao promasaj

    NE

  • 19

    SMP se moze definisati kao samostalan racunarski sistem sa sljedecim karakteristikama:

    Integralni operativni sistemi vrsi kontrolu sistema na nacin da obezbjedjuje vezu izmedju procesora i njihovih programa na nivou procesa, zadataka, fajla i podatka, Procesori dijele istu memoriju I\O objekte, a povezani su medjusobno sabirnicom ili drugom interkomunikacijskom semom , Svi procesori mogu izvoditi iste funkcije(zato su simetricni), Postoji dva ili vise procesora usporedivih sposobnosti

  • 20

    Istrukcijski ciklus ukljucuje sljedeca stanja:

    Izvrsavanje, Dobavljanje, Prekid

  • 21

    Polakovo pravilo kaze da je porast performansi, u grubo, proporcionalan kvadratnom korijenu porasta slozenosti, tj. ako se udvostruci logika u jezgri procesora onda se dobije 40% vise

    DA

  • 22

    Dizajn porcesora pokusavaju povecati performanse na dva nacina

    povecavanjem broja instrukcija koje se zavrse tokom jednog ciklusa procesora, povecanjem frekvencije takta

  • 23

    Podaci u CD-ROM su organizovani ko niz blokova. Sastoji se od sljedecih polja:

    Header (ID, zaglavlje), Auxillary (pomocno polje), Data (podaci), Sync

  • 24

    QuickPath InterConnect(QPI) je kes-koherentna, point-to-point veza, koja omogucava vrlo brze komunikacije izmedju povezanih procesorskih cipova

    DA

  • 25

    Brzina kojom se podaci prenose u ili iz memorijske jedinice se karakterise kao:

    Brzina procesora

  • 26

    Sta je pipelining?

    Individualne instrukcije se izvrsavaju po pipeline fazama tako da dok se jedna instrukcija izvrsava u jednoj fazi pipeline-a druga instrukcija se izvrsava u drugoj

  • 27

    Na najvisem nivou glavne varijable u visejezgrinoj organizaciji su:

    Broj procesorski jezgri na cipu, Kolicina djeljive kes memorije, Broj nivoa kes memorije

  • 28

    Brisanjem EPROM memorije se vrsi:

    UV zracenjem

  • 29

    Uslovni registri sadrze uslovne kodove ili zastavice

    NE

  • 30

    Podaci se prenose na i sa u sektorima, cija duzina moze biti:

    fiksna, varijablina

  • 31

    Osnovni elementi poluprovodnicke memorije je

    memorijska celija

  • 32

    Kojas u dva tradicionalna oblika RAM-a

    DRAM, SRAM

  • 33

    Instrukcijski tok se dijeli u nekoliko manjih dijelova, tako da se oni kogu izvrsavati paralelno, ti dijelovi su poznati kao:

    niti

  • 34

    Kontrolna jedinica izvodi dva osnovna zadatka

    Sekvecioniranje: kontrolna jedinica uzrokuje da procesor prolazi kroz niz mikrooperacija odgovarajucim redoslijedom, zasnovan na programu koji se izvrsava, izvrsavanje: kontrolna jedinica uzrokuje da se svaki mikrooperacija izvede.

  • 35

    Ako pipeline ima vise faza dekompozicije instrukcije, znaci da je sporije izvrsavanje instrukcije

    NE

  • OS Integralni 2018

    OS Integralni 2018

    ajdin sofić · 64問 · 2年前

    OS Integralni 2018

    OS Integralni 2018

    64問 • 2年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 36 pitanja

    DL 36 pitanja

    ajdin sofić · 36問 · 3年前

    DL 36 pitanja

    DL 36 pitanja

    36問 • 3年前
    ajdin sofić

    OS integralni 2018 3 dio

    OS integralni 2018 3 dio

    ajdin sofić · 51問 · 2年前

    OS integralni 2018 3 dio

    OS integralni 2018 3 dio

    51問 • 2年前
    ajdin sofić

    Os integralni 3 dio

    Os integralni 3 dio

    ajdin sofić · 25問 · 2年前

    Os integralni 3 dio

    Os integralni 3 dio

    25問 • 2年前
    ajdin sofić

    OS Integralni 2018 2 dio

    OS Integralni 2018 2 dio

    ajdin sofić · 50問 · 2年前

    OS Integralni 2018 2 dio

    OS Integralni 2018 2 dio

    50問 • 2年前
    ajdin sofić

    OS integralni drugi dio

    OS integralni drugi dio

    ajdin sofić · 53問 · 2年前

    OS integralni drugi dio

    OS integralni drugi dio

    53問 • 2年前
    ajdin sofić

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    ajdin sofić · 29問 · 3年前

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    29問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 36 pitanja

    DL 36 pitanja

    ajdin sofić · 36問 · 3年前

    DL 36 pitanja

    DL 36 pitanja

    36問 • 3年前
    ajdin sofić

    DL 36 pitanja

    DL 36 pitanja

    ajdin sofić · 36問 · 3年前

    DL 36 pitanja

    DL 36 pitanja

    36問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    ajdin sofić · 29問 · 3年前

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    29問 • 3年前
    ajdin sofić

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    ajdin sofić · 29問 · 3年前

    RI I parcijala 29 pitanja

    RI I parcijala 29 pitanja

    29問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    DL 35 pitanja

    DL 35 pitanja

    ajdin sofić · 35問 · 3年前

    DL 35 pitanja

    DL 35 pitanja

    35問 • 3年前
    ajdin sofić

    RI II parcijala

    RI II parcijala

    ajdin sofić · 46問 · 3年前

    RI II parcijala

    RI II parcijala

    46問 • 3年前
    ajdin sofić

    問題一覧

  • 1

    Procesor eksternim memorijskim podsistemima pristupa

    preko I\O modula

  • 2

    Disk se sporije okrece pri pristupanju podacima blize centru nego vanjskoj ivici

    NE

  • 3

    Svaka traka na disku je iste sirine kao i glava

    DA

  • 4

    Kako bi izvela svoju funkciju kontrolna jedinica mora imati ulaze kojima odredjuju stanje sistema i izlaze kojima kontrolise ponasanja sistemam

    DA

  • 5

    Kod fles memorije moguce je brisati

    NE

  • 6

    Kontrola jedinica vrsi kontrolu prijenosa podataka i instrukcija u i iz procesora, i rad ALU

    DA

  • 7

    Ogromne kolicine podataka mogu se pohraniti na disku, trenutno prosjecan kapacitet DVD,l-a je sedam puta veci od CD ROM-a

    DA

  • 8

    Termin Superskalar odnosi na masinu koja je projektovana za poboljsanje performansi izvrsavanja skalarnih funkcija. U najvecem broju aplikacija, operacija su najcesce nad skalarnim velicinama

    DA

  • 9

    U EEPROM se moze upisivati u bilo kojem trenutku bez prethodnog brisanja sadrzaja, samo se azuriraju bajtovi na koje se promjena odnosi.

    DA

  • 10

    Dobivanje instrukcije je faza u kojij procesor cita instrukciju iz memorije(registar, kes, glavna memorija)?

    DA

  • 11

    Nijedna tehnologija nije optimalna za racunarski sistem kada je u pitanju zadovoljavanje memorijskih zahtjeva

    DA

  • 12

    Disk se rotira promjenjivom brzinom

    DA

  • 13

    U SMP organizaciji glavna mana su performanse jer sve memorijske reference prolaze proko zajednicke sabirnice, zato je pozeljno svaki procesor opremiti i kes memorijom

    NE

  • 14

    Unutrasnja sabirnica procesora je element potreban za:

    prijenos podataka izmedju razlicitih registara i ALU

  • 15

    Kod Core-i7 - 990X procesora, postoje da otprilike eksterne komunikacije prema drugim cipovima, a to su

    DDR3 memorijski konektor, QuickPath InterConnect(QPI)

  • 16

    SRAM se koristi za:

    kes memoriju

  • 17

    Oznacite odgovore koji nisu tacni! SPM organizacija ima brojne prednosti u odnosu na jednoprocesorsku organizaciju.

    Jednostavnost: procesori tokom svog rada mogu jednostavno slati podatke na podatkovnu sabirnicu do I\O modula, paralelno uz neke druge operacije nad opkodom , Azuriranje: mozemo podesavati rad softvera na par klikova misem

  • 18

    Ako se rijec kojoj se pristupa nadje u brzoj memoriji to se definise kao promasaj

    NE

  • 19

    SMP se moze definisati kao samostalan racunarski sistem sa sljedecim karakteristikama:

    Integralni operativni sistemi vrsi kontrolu sistema na nacin da obezbjedjuje vezu izmedju procesora i njihovih programa na nivou procesa, zadataka, fajla i podatka, Procesori dijele istu memoriju I\O objekte, a povezani su medjusobno sabirnicom ili drugom interkomunikacijskom semom , Svi procesori mogu izvoditi iste funkcije(zato su simetricni), Postoji dva ili vise procesora usporedivih sposobnosti

  • 20

    Istrukcijski ciklus ukljucuje sljedeca stanja:

    Izvrsavanje, Dobavljanje, Prekid

  • 21

    Polakovo pravilo kaze da je porast performansi, u grubo, proporcionalan kvadratnom korijenu porasta slozenosti, tj. ako se udvostruci logika u jezgri procesora onda se dobije 40% vise

    DA

  • 22

    Dizajn porcesora pokusavaju povecati performanse na dva nacina

    povecavanjem broja instrukcija koje se zavrse tokom jednog ciklusa procesora, povecanjem frekvencije takta

  • 23

    Podaci u CD-ROM su organizovani ko niz blokova. Sastoji se od sljedecih polja:

    Header (ID, zaglavlje), Auxillary (pomocno polje), Data (podaci), Sync

  • 24

    QuickPath InterConnect(QPI) je kes-koherentna, point-to-point veza, koja omogucava vrlo brze komunikacije izmedju povezanih procesorskih cipova

    DA

  • 25

    Brzina kojom se podaci prenose u ili iz memorijske jedinice se karakterise kao:

    Brzina procesora

  • 26

    Sta je pipelining?

    Individualne instrukcije se izvrsavaju po pipeline fazama tako da dok se jedna instrukcija izvrsava u jednoj fazi pipeline-a druga instrukcija se izvrsava u drugoj

  • 27

    Na najvisem nivou glavne varijable u visejezgrinoj organizaciji su:

    Broj procesorski jezgri na cipu, Kolicina djeljive kes memorije, Broj nivoa kes memorije

  • 28

    Brisanjem EPROM memorije se vrsi:

    UV zracenjem

  • 29

    Uslovni registri sadrze uslovne kodove ili zastavice

    NE

  • 30

    Podaci se prenose na i sa u sektorima, cija duzina moze biti:

    fiksna, varijablina

  • 31

    Osnovni elementi poluprovodnicke memorije je

    memorijska celija

  • 32

    Kojas u dva tradicionalna oblika RAM-a

    DRAM, SRAM

  • 33

    Instrukcijski tok se dijeli u nekoliko manjih dijelova, tako da se oni kogu izvrsavati paralelno, ti dijelovi su poznati kao:

    niti

  • 34

    Kontrolna jedinica izvodi dva osnovna zadatka

    Sekvecioniranje: kontrolna jedinica uzrokuje da procesor prolazi kroz niz mikrooperacija odgovarajucim redoslijedom, zasnovan na programu koji se izvrsava, izvrsavanje: kontrolna jedinica uzrokuje da se svaki mikrooperacija izvede.

  • 35

    Ako pipeline ima vise faza dekompozicije instrukcije, znaci da je sporije izvrsavanje instrukcije

    NE