ログイン

コンピュータ工学

コンピュータ工学
35問 • 2年前
  • Enliru
  • 通報

    問題一覧

  • 1

    制御ハザードの解決策として正しいのは

    命令アドレス生成のタイミングを早める, 命令スケジューリングを行う, 適切な分岐予測を行う

  • 2

    データハザードの解決策として正しいのは

    フォワーディングを行う

  • 3

    構造ハザードの解決策として正しいのは

    命令スケジューリングを行なう, 命令キャッシュメモリとデータキャッシュメモリを別々に設ける

  • 4

    オーバーヘッドの解決策として正しいのは

    パイプラインの各ステージの長さを合わせる, 高速なレジスタを用いる

  • 5

    CPUのパイプライン処理を有効に機能させるプログラミング方法2つ

    case文を少なくする、順次処理を多くする

  • 6

    構造ハザードの発生要因

    ハードウェア資源の競合

  • 7

    ライトスルー方式に当てはまる特徴

    主記憶の内容は常に最新, 速度が遅い

  • 8

    ライトバック方式に当てはまる特徴

    主記憶に書き直す必要があることがある, 速度が速い

  • 9

    仮想記憶を再現するために、主記憶にーーという変換表を用意し、補助記憶にーーという領域を確保する

    主記憶にページテーブル 補助記憶にスワップ

  • 10

    キャッシュと仮想記憶の入ったメモリアクセス機構において、CPUが真っ先に参照するのはどれか

    TLB

  • 11

    最も手間取った際に、CPUが3番目にアクセスするのは

    2次記憶装置(≒2次キャッシュ)

  • 12

    プロセッサにデータを読み込むときにページフォールトが起こった場合、制御装置が行う動作は

    2次記憶装置から所要のデータを主記憶に読み込む、ページのエントリを更新する

  • 13

    キャッシュと仮想記憶の入ったメモリアクセス機構には、直列型物理アドレスキャッシュ、並列型物理アドレスキャッシュ、仮想アドレスキャッシュの三つがあるがそれぞれにいずれかの短所がある 直列→並列→仮想の順に答えよ

    データにアクセスするのに時間がかかる, キャッシュサイズが限定される, データの不整合が生じる

  • 14

    コンピュータの処理速度の向上に役立つものを選択せよ

    キャッシュメモリを導入する, 命令キャッシュメモリとデータキャッシュメモリを別々に設ける, 処理をパイプライン化する, TLBを導入する

  • 15

    命令キャッシュを効果的に使用できるプログラムの作成法

    頻繁に実行される処理部分をまとめる

  • 16

    パイプライン処理でクロックは重要な役割を果たすがその理由として当てはまるものを選択せよ

    プログラムカウンタに対する操作を制御するから, キャッシュメモリに対する操作を制御するから, レジスタファイルに対する操作を制御するから

  • 17

    記憶階層において、アクセスが速い順に選択せよ

    レジスタ, 1次キャッシュ, 2次キャッシュ, 主記憶装置, ディスクキャッシュ, 補助記憶装置

  • 18

    ある番地の内容が参照されたときには、その近辺の番地の内容が引き続き参照される性質があるためで、この性質はーーー局所性と呼ばれる。

    空間的

  • 19

    仮想記憶の再現において、二次記憶装置から主記憶に内容を入れるときは、ある程度まとまった番地分をひと固まりにしたーーーという単位

    ページ

  • 20

    全てのページについて、主記憶側にあるのか、二次記憶装置側にあるのか、現時点での所在を示す一覧表が必要である。この表はーーーのどこかに格納されている

    主記憶

  • 21

    ページを探すための表が主記憶のどこに格納されているかの情報は専用のーーーが保持している。

    レジスタ

  • 22

    ページについて、今現在それが主記憶側にあるのか、二次記憶装置側にあるかの情報がーーー含まれている

    必ず

  • 23

    CPUは該当する情報を見つけるために一覧表をーーー調べることになる。

    特定の箇所に絞って

  • 24

    メインメモリの内容をキャッシュに入れるときは、ある程度まとまった番地分をひと固まりにして1つのーーーに入れることになる。

    ライン

  • 25

    メインメモリの番地によってどのラインに入れるか一意に決めれられている方式

    ダイレクトマップ

  • 26

    どこでも好きなラインに入れていい方式

    フルアソシアティブ

  • 27

    ダイレクトマップの場合は、どのラインに入れるかを特定するためのーーーとしてメモリアドレスの一部を使用する。

    インデックス

  • 28

    入っている内容が目的の番地から取り出されたものかどうかはラインの前方に書き込まれるーーーをメモリアドレスの該当部分と照合することで確認される。

    タグ

  • 29

    ページテーブルに保持されている情報

    物理アドレス、2次記憶装置上のアドレス

  • 30

    TLBに保持されている情報

    物理アドレス

  • 31

    キャッシュメモリに保持されている情報

    命令、データ自体

  • 32

    キャッシュメモリにおいて主記憶のあるブロックをキャッシュメモリの複数の特定ブロックに割り当てる方式

    セットアソシアティブ

  • 33

    データハザードはフォワーディングによって解消できる。フォワーディングが行われるとき、ーーーの出力を受け取ったパイプラインレジスタは本来ーーーに書き込むべきデータを直接ーーーへと送って読み込ませる。

    ALU、レジスタファイル、ALU

  • 34

    キャッシュメモリと主記憶の間で行き来するデータ単位と、一つ上の文における主記憶と補助記憶の間で行き来するデータ単位とでは、どちらのデータサイズが小さいか。小さい方のデータ単位の用語を答えよ

    キャッシュライン(キャッシュブロック)

  • 35

    パイプライン制御の特徴

    命令の処理をプロセッサ内で複数のステージに細分化し、複数の命令を同時に実行する

  • 3年-前期期末-(日本語文⇒英文)

    3年-前期期末-(日本語文⇒英文)

    Enliru · 11問 · 3年前

    3年-前期期末-(日本語文⇒英文)

    3年-前期期末-(日本語文⇒英文)

    11問 • 3年前
    Enliru

    電磁気

    電磁気

    Enliru · 5問 · 2年前

    電磁気

    電磁気

    5問 • 2年前
    Enliru

    工業英語Unit5まいちゃん

    工業英語Unit5まいちゃん

    Enliru · 17問 · 2年前

    工業英語Unit5まいちゃん

    工業英語Unit5まいちゃん

    17問 • 2年前
    Enliru

    工業たぴお5

    工業たぴお5

    Enliru · 17問 · 2年前

    工業たぴお5

    工業たぴお5

    17問 • 2年前
    Enliru

    工業英語Unit6まいちゃ

    工業英語Unit6まいちゃ

    Enliru · 15問 · 2年前

    工業英語Unit6まいちゃ

    工業英語Unit6まいちゃ

    15問 • 2年前
    Enliru

    工業たぴお6

    工業たぴお6

    Enliru · 15問 · 2年前

    工業たぴお6

    工業たぴお6

    15問 • 2年前
    Enliru

    工業英語Unit7まいち

    工業英語Unit7まいち

    Enliru · 16問 · 2年前

    工業英語Unit7まいち

    工業英語Unit7まいち

    16問 • 2年前
    Enliru

    工業たぴお7

    工業たぴお7

    Enliru · 16問 · 2年前

    工業たぴお7

    工業たぴお7

    16問 • 2年前
    Enliru

    工業英語Unit11まい

    工業英語Unit11まい

    Enliru · 17問 · 2年前

    工業英語Unit11まい

    工業英語Unit11まい

    17問 • 2年前
    Enliru

    工業たぴお11

    工業たぴお11

    Enliru · 17問 · 2年前

    工業たぴお11

    工業たぴお11

    17問 • 2年前
    Enliru

    工業英語Unit12ま

    工業英語Unit12ま

    Enliru · 15問 · 2年前

    工業英語Unit12ま

    工業英語Unit12ま

    15問 • 2年前
    Enliru

    工業たぴお12

    工業たぴお12

    Enliru · 15問 · 2年前

    工業たぴお12

    工業たぴお12

    15問 • 2年前
    Enliru

    Toeic-語尾

    Toeic-語尾

    Enliru · 23問 · 2年前

    Toeic-語尾

    Toeic-語尾

    23問 • 2年前
    Enliru

    リニア(1)

    リニア(1)

    Enliru · 20問 · 2年前

    リニア(1)

    リニア(1)

    20問 • 2年前
    Enliru

    リニア(2)

    リニア(2)

    Enliru · 19問 · 2年前

    リニア(2)

    リニア(2)

    19問 • 2年前
    Enliru

    オーストラリア先住民(1)

    オーストラリア先住民(1)

    Enliru · 28問 · 2年前

    オーストラリア先住民(1)

    オーストラリア先住民(1)

    28問 • 2年前
    Enliru

    オーストラリア先住民(2)

    オーストラリア先住民(2)

    Enliru · 11問 · 2年前

    オーストラリア先住民(2)

    オーストラリア先住民(2)

    11問 • 2年前
    Enliru

    京大(1.1)

    京大(1.1)

    Enliru · 16問 · 2年前

    京大(1.1)

    京大(1.1)

    16問 • 2年前
    Enliru

    品詞問題基本公式

    品詞問題基本公式

    Enliru · 16問 · 2年前

    品詞問題基本公式

    品詞問題基本公式

    16問 • 2年前
    Enliru

    数値計算

    数値計算

    Enliru · 22問 · 2年前

    数値計算

    数値計算

    22問 • 2年前
    Enliru

    ch11

    ch11

    Enliru · 20問 · 2年前

    ch11

    ch11

    20問 • 2年前
    Enliru

    農工大

    農工大

    Enliru · 17問 · 2年前

    農工大

    農工大

    17問 • 2年前
    Enliru

    東大

    東大

    Enliru · 12問 · 2年前

    東大

    東大

    12問 • 2年前
    Enliru

    問題一覧

  • 1

    制御ハザードの解決策として正しいのは

    命令アドレス生成のタイミングを早める, 命令スケジューリングを行う, 適切な分岐予測を行う

  • 2

    データハザードの解決策として正しいのは

    フォワーディングを行う

  • 3

    構造ハザードの解決策として正しいのは

    命令スケジューリングを行なう, 命令キャッシュメモリとデータキャッシュメモリを別々に設ける

  • 4

    オーバーヘッドの解決策として正しいのは

    パイプラインの各ステージの長さを合わせる, 高速なレジスタを用いる

  • 5

    CPUのパイプライン処理を有効に機能させるプログラミング方法2つ

    case文を少なくする、順次処理を多くする

  • 6

    構造ハザードの発生要因

    ハードウェア資源の競合

  • 7

    ライトスルー方式に当てはまる特徴

    主記憶の内容は常に最新, 速度が遅い

  • 8

    ライトバック方式に当てはまる特徴

    主記憶に書き直す必要があることがある, 速度が速い

  • 9

    仮想記憶を再現するために、主記憶にーーという変換表を用意し、補助記憶にーーという領域を確保する

    主記憶にページテーブル 補助記憶にスワップ

  • 10

    キャッシュと仮想記憶の入ったメモリアクセス機構において、CPUが真っ先に参照するのはどれか

    TLB

  • 11

    最も手間取った際に、CPUが3番目にアクセスするのは

    2次記憶装置(≒2次キャッシュ)

  • 12

    プロセッサにデータを読み込むときにページフォールトが起こった場合、制御装置が行う動作は

    2次記憶装置から所要のデータを主記憶に読み込む、ページのエントリを更新する

  • 13

    キャッシュと仮想記憶の入ったメモリアクセス機構には、直列型物理アドレスキャッシュ、並列型物理アドレスキャッシュ、仮想アドレスキャッシュの三つがあるがそれぞれにいずれかの短所がある 直列→並列→仮想の順に答えよ

    データにアクセスするのに時間がかかる, キャッシュサイズが限定される, データの不整合が生じる

  • 14

    コンピュータの処理速度の向上に役立つものを選択せよ

    キャッシュメモリを導入する, 命令キャッシュメモリとデータキャッシュメモリを別々に設ける, 処理をパイプライン化する, TLBを導入する

  • 15

    命令キャッシュを効果的に使用できるプログラムの作成法

    頻繁に実行される処理部分をまとめる

  • 16

    パイプライン処理でクロックは重要な役割を果たすがその理由として当てはまるものを選択せよ

    プログラムカウンタに対する操作を制御するから, キャッシュメモリに対する操作を制御するから, レジスタファイルに対する操作を制御するから

  • 17

    記憶階層において、アクセスが速い順に選択せよ

    レジスタ, 1次キャッシュ, 2次キャッシュ, 主記憶装置, ディスクキャッシュ, 補助記憶装置

  • 18

    ある番地の内容が参照されたときには、その近辺の番地の内容が引き続き参照される性質があるためで、この性質はーーー局所性と呼ばれる。

    空間的

  • 19

    仮想記憶の再現において、二次記憶装置から主記憶に内容を入れるときは、ある程度まとまった番地分をひと固まりにしたーーーという単位

    ページ

  • 20

    全てのページについて、主記憶側にあるのか、二次記憶装置側にあるのか、現時点での所在を示す一覧表が必要である。この表はーーーのどこかに格納されている

    主記憶

  • 21

    ページを探すための表が主記憶のどこに格納されているかの情報は専用のーーーが保持している。

    レジスタ

  • 22

    ページについて、今現在それが主記憶側にあるのか、二次記憶装置側にあるかの情報がーーー含まれている

    必ず

  • 23

    CPUは該当する情報を見つけるために一覧表をーーー調べることになる。

    特定の箇所に絞って

  • 24

    メインメモリの内容をキャッシュに入れるときは、ある程度まとまった番地分をひと固まりにして1つのーーーに入れることになる。

    ライン

  • 25

    メインメモリの番地によってどのラインに入れるか一意に決めれられている方式

    ダイレクトマップ

  • 26

    どこでも好きなラインに入れていい方式

    フルアソシアティブ

  • 27

    ダイレクトマップの場合は、どのラインに入れるかを特定するためのーーーとしてメモリアドレスの一部を使用する。

    インデックス

  • 28

    入っている内容が目的の番地から取り出されたものかどうかはラインの前方に書き込まれるーーーをメモリアドレスの該当部分と照合することで確認される。

    タグ

  • 29

    ページテーブルに保持されている情報

    物理アドレス、2次記憶装置上のアドレス

  • 30

    TLBに保持されている情報

    物理アドレス

  • 31

    キャッシュメモリに保持されている情報

    命令、データ自体

  • 32

    キャッシュメモリにおいて主記憶のあるブロックをキャッシュメモリの複数の特定ブロックに割り当てる方式

    セットアソシアティブ

  • 33

    データハザードはフォワーディングによって解消できる。フォワーディングが行われるとき、ーーーの出力を受け取ったパイプラインレジスタは本来ーーーに書き込むべきデータを直接ーーーへと送って読み込ませる。

    ALU、レジスタファイル、ALU

  • 34

    キャッシュメモリと主記憶の間で行き来するデータ単位と、一つ上の文における主記憶と補助記憶の間で行き来するデータ単位とでは、どちらのデータサイズが小さいか。小さい方のデータ単位の用語を答えよ

    キャッシュライン(キャッシュブロック)

  • 35

    パイプライン制御の特徴

    命令の処理をプロセッサ内で複数のステージに細分化し、複数の命令を同時に実行する